www.vorkurse.de
Ein Projekt von vorhilfe.de
Die Online-Kurse der Vorhilfe

E-Learning leicht gemacht.
Hallo Gast!einloggen | registrieren ]
Startseite · Mitglieder · Teams · Forum · Wissen · Kurse · Impressum
Forenbaum
^ Forenbaum
Status Mathe-Vorkurse
  Status Organisatorisches
  Status Schule
    Status Wiederholung Algebra
    Status Einführung Analysis
    Status Einführung Analytisc
    Status VK 21: Mathematik 6.
    Status VK 37: Kurvendiskussionen
    Status VK Abivorbereitungen
  Status Universität
    Status Lerngruppe LinAlg
    Status VK 13 Analysis I FH
    Status Algebra 2006
    Status VK 22: Algebra 2007
    Status GruMiHH 06
    Status VK 58: Algebra 1
    Status VK 59: Lineare Algebra
    Status VK 60: Analysis
    Status Wahrscheinlichkeitst

Gezeigt werden alle Foren bis zur Tiefe 2

Navigation
 Startseite...
 Neuerdings beta neu
 Forum...
 vorwissen...
 vorkurse...
 Werkzeuge...
 Nachhilfevermittlung beta...
 Online-Spiele beta
 Suchen
 Verein...
 Impressum
Das Projekt
Server und Internetanbindung werden durch Spenden finanziert.
Organisiert wird das Projekt von unserem Koordinatorenteam.
Hunderte Mitglieder helfen ehrenamtlich in unseren moderierten Foren.
Anbieter der Seite ist der gemeinnützige Verein "Vorhilfe.de e.V.".
Partnerseiten
Weitere Fächer:

Open Source FunktionenplotterFunkyPlot: Kostenloser und quelloffener Funktionenplotter für Linux und andere Betriebssysteme
Forum "Elektrotechnik" - CMOS Logik, W/L bestimmen
CMOS Logik, W/L bestimmen < Elektrotechnik < Ingenieurwiss. < Vorhilfe
Ansicht: [ geschachtelt ] | ^ Forum "Elektrotechnik"  | ^^ Alle Foren  | ^ Forenbaum  | Materialien

CMOS Logik, W/L bestimmen: Frage (überfällig)
Status: (Frage) überfällig Status 
Datum: 16:09 Mo 16.02.2009
Autor: SLik1

Aufgabe
Gegebene Logikschaltung mit NMOS-Block:
nicht-Y = F+(C+E)(G+A(B+D))

Hi,
ich muss in einer Aufgabe die Logische Funktion einer Schaltung sowie die W/L verhältnisse der einzelnen Transistoren bestimmen.

Jedoch finde ich nichts, wie man das W/L Verhältnis bestimmt..
Zunächst wird in der Lösung der Weg des Worst Case angenommen:
Also W/L von A-E berechnet..
Gegeben ist: Aspektverhältnis 2/1, µn=2,5*µp

3*2*(2/1)=(12/1)

Ich finde nirgendwo eine genaue Erklärung, was ich mir sebst zusammengereimt habe ist folgendes:
Faktor 3  ist die Anzahl der im Pfad vorkommenden Transistoren
Faktor 2 ???
(2/1) ist das Aspektverhältnis

Dann W/L von F, der BestCase-Pfad
2*(2/1) = (4/1)

Faktor 1, 1 Transistor am pfad - passt wieder
Faktor 2, selber faktor wie oben - nur wieso?
Faktor (2/1) wieder das Aspektverhältnis

Dann W/L von G, der letzte übrig gebliebene Pfad

1/(1/4 - 1/12) = (6/1)

Nunja, irgendeine verknüpfung der beiden ersten ergebnisse, finde keinen Zusammenhang.


Vielen Dank für jede Hilfe!

Grüße

        
Bezug
CMOS Logik, W/L bestimmen: Fälligkeit abgelaufen
Status: (Mitteilung) Reaktion unnötig Status 
Datum: 16:20 Fr 20.02.2009
Autor: matux

$MATUXTEXT(ueberfaellige_frage)
Bezug
        
Bezug
CMOS Logik, W/L bestimmen: Mitteilung
Status: (Mitteilung) Reaktion unnötig Status 
Datum: 11:36 Sa 21.02.2009
Autor: SLik1

Frage hat sich selbst beantwortet.
Der letzte Parameter ist eine Vergleichskonstante zu einem symmetrischen Inverter.

Bezug
Ansicht: [ geschachtelt ] | ^ Forum "Elektrotechnik"  | ^^ Alle Foren  | ^ Forenbaum  | Materialien


^ Seitenanfang ^
www.vorkurse.de
[ Startseite | Mitglieder | Teams | Forum | Wissen | Kurse | Impressum ]